PHY芯片为OSI的最底层-物理层(Physical Layer),通过MII/GMII/RMII/SGMII/XGMII等多种媒体独立接口(介质无关接口)与数据链路层的MAC芯片相连,并通过MDIO接口实现对PHY
2023-07-26 11:46
PHY芯片为OSI的最底层-物理层(Physical Layer),通过MII/GMII/RMII/SGMII/XGMII等多种媒体独立接口(介质无关接口)与数据链路层的MAC芯片相连,并通过MDIO接口实现对PHY
2023-05-04 10:06
MIPI D‘Phy是一种物理上的串行通信层,用于连接应用处理器与显示器或照相机,具有低功耗工作的特性,MIPI D‘Phy包含有一个时钟通道和数量可设置(最多4个通道)的数据通道。通过增加数据通道数量就可以达到增加
2016-10-28 11:09
交换芯片和PHY芯片在网络通信中各自扮演重要角色,但它们之间存在一些显著的区别。
2024-03-18 14:13
交换芯片和PHY芯片是网络设备中两种关键的组件,它们在网络通信过程中扮演着不同的角色。了解它们之间的区别对于理解网络硬件的设计和功能至关重要。
2024-03-21 16:04
我们对g_ethercat_ssc_port0_ext_cfg这个全局变量深入追踪,其成员变量 g_ether_PHY0,正好是一个PHY实例的详细描述体。
2024-02-22 12:17
自从有了TekScope,泰克示波器就如同插上翅膀,可以飞到云端,可以摆脱所处位置的限制,可以打通泰克示波器全家族,一个平台覆盖所有。今天跟您分享泰克TekScope应用文章,【坐享“骑”成】第三篇,讲解MIPI D-PHY/C-PHY解码的方法和步骤。
2023-07-13 16:04
DDR接口速率越来越高,每一代产品都在挑战工艺的极限,对DDR PHY的训练要求也越来越严格。本文从新锐IP企业芯耀辉的角度,谈谈DDR PHY训练所面临的挑战,介绍芯耀辉DDR PHY训练的主要过程和优势,解释了芯
2024-01-05 10:27
ADI公司在开发工业以太网PHY时非常重视各项工业要求,并推出了多款可靠的PHY,包括 ADIN1200 (10 Mbps/100 Mbps)、 ADIN1300 (10 Mbps/ 100
2022-04-11 14:43