实验目的: 1、熟悉计数器、译码器和显示器的使用方法。 2、提高综合实践的技能。 3.设计十进制,并用译码器和显示
2016-10-11 17:41
时序逻辑电路的设计实验1 进一步强化EDA仿真软件的使用;2 掌握利用MSI
2009-03-19 15:10
`内容简介本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASIC逻辑电路设计技术。内容包括
2018-04-03 17:14
本帖最后由 芯航线跑堂 于 2016-12-25 01:52 编辑 时序逻辑电路设计之计数器实验目的:以计数器为例学会简单的时序
2016-12-21 19:15
时序逻辑电路设计6.1 基本D触发器的设计6.2 JK触发器6.3 带异步复位/置位端的使能T触发器6.4 基本计数器的
2009-03-20 10:04
。 由于数字逻辑电路有易于集成、传输质量高、有运算和逻辑推理能力等优点,因此被广泛用于计算机、自动控制、通信、测量等领域。一般家电产品中,如定时器、告警
2011-07-22 09:23
(latch)3.移位寄存器4.计数器(1)二进制计数器(2)十进制计数器(3)集成计数器一、组合
2021-07-26 08:02
组合逻辑电路的分析设计实验.ppt
2017-03-21 13:38
FPGA则应该理解为可用电脑编辑的数字逻辑电路集成芯片,其实是在描绘一个数字逻辑电路。关于两者的区别在于以下:1、速度上(两者最大的差别)因为FPGA是硬件
2021-07-13 08:43
电子工程师必备专业书,文件比较大,给点耐心。附件数字逻辑电路的ASIC设计.pdf13.5 MB
2018-12-04 09:01