• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • FPGA的FIR抽取滤波器设计详细教程

    文介绍了FIR抽取滤波器的工作原理,重点阐述了用XC2V1000实现FIR抽取滤波器的方法,并给出了仿真波形和设计特点。

    2018-04-19 11:34

  • FPGA的FIR抽取滤波器设计教程

    用FPGA实现抽取滤波器比较复杂,主要是因为在FPGA中缺乏实现乘法运算的有效结构,现在,FPGA中集成了硬件乘法器,使FPGA在数字信号处理方面有了长足的进步。本文介绍了一种采用Xilinx公司的XC2V1000实现FIR

    2018-04-28 11:50

  • 高频数字抽取滤波器的设计

    设计了采样频率为640 MHz、过采样率为64的高频数字抽取滤波器。该数字抽取滤波器由CIC(Cascaded Integrator Comb)

    2018-02-21 12:08

  • 数字下变频中抽取滤波器的设计及FPGA实现

    针对软件无线电接收机数字下变频中高速数字信号的降采样需求,利用半带滤波器及级联积分梳状滤波器,设计了一种半带滤波器前置的多级抽取

    2017-11-17 09:01

  • 关于高频数字抽取滤波器的设计

    数字抽取滤波器是ΣΔADC(ΣΔAnolog-to-Digital Converter)的重要组成部为分,旨在从高速、低分辨率的调制信号中重构出高分辨率、奈奎斯特频率的信号。为节约硬件资源,同时满足

    2018-06-29 14:32

  • 基于FGPA实现数字下变频抽取滤波器设计方案详解

    设计数字下变频抽取滤波器是一项艰巨任务。本文介绍一种能够完成此项任务的简便、易于理解的流程。

    2018-07-13 08:13

  • 改进型64倍降采样数字抽取滤波器的设计与仿真分析

    ∑-△调制与数字抽取滤波器是∑-△ ADC 实现16bit 以上精度的关键电路模块。∑-△调制依靠过采样与高阶闭环负反馈控制实现的噪声整形技术,将基带内的量化噪声搬

    2019-05-08 08:18

  • 以FPGA为基础的Σ-∆ 转换中抽取滤波器的设计过程详解

    前端的调制利用过采样的方法将量化噪声搬移到高频段,后端的数字抽取滤波器必须再将高频噪声滤除,所以数字抽取滤波器的性能在

    2018-07-18 18:31

  • 关于FPGA实现FIR抽取滤波器的设计的分析

    FIR(fini te impulse response)滤波器是数字信号处理系统中最基本的元件,它可以在保证任意幅频特性的同时具有严格的线性相频特性,同时其单位冲激响应是有限的,没有输入到输出的反馈,系统稳定。因此,FIR滤波器在通信、图像处理、模式识别等领域都

    2019-10-06 09:09

  • ADC数字下变频抽取滤波器和ADC混叠,第1部分

    我们将再次以AD9680为例。在这种情况下,无论速度等级如何,归一化抽取滤波器响应都是相同的。抽取滤波器响应仅随采样速率成比例。在此包含的示例

    2023-06-30 15:43