调试AD9265的时候发现,输入信号幅度0dbm时,通过TI的软件HSDC分析频谱发现采集到的信号幅度接近满幅的状态,输入信号幅度在-10dbm时,输出幅度也接近满幅,
2020-11-10 11:18
“Nick Evans”于2006年4月18日上午11:39:16写道:>大家好>>有人能指出我的方向如何缩放逆fft的幅度> Vee具有如何缩放fft的幅度的示例,使得频率>
2019-10-21 07:33
幅度调制及解调实验[hide][/hide]
2017-03-17 14:43
为什么CClk幅度很低?它工作在1Mhz频率和幅度高1.1 V !!!!!我不使用终止,而fpga是xc6slx75。我的董事会是正确和干净的。cclk(fpga输出)仅连接到xcf32p clk
2019-06-21 08:45
嗨,我目前正在使用Agilent 33120A。我能够生成正弦脉冲串,我也能够生成幅度调制信号。然而,当我尝试同时做两件事时,它保持最新。我很想知道如何(如果可能的话)设置幅度调制突发? 以上
2019-07-01 09:36
最近正在做一个AD9834的毕设,到了幅度控制这里有些问题,看了下网上,有两种想法,一种是控制通过DAC来控制FS ADJUST的电流来控制幅度,另一种是将AD9834的信号接到DAC的参考电压那里,通过控制DAC来控制幅度
2017-10-26 11:52
AD9850输出波形幅度很小,加了OP07放大后只能放大到1倍,有什么办法能输出跟高的幅度
2018-11-02 09:10
正交幅度调制正交幅度调制-通信原理仿真实验
2009-10-11 09:05
你们好,我们使用LMK04821输出LVPECL20的2GHz的时钟输出幅度仅有500mV左右,但是数据手册上LVPECL20的幅度应该有960mV左右,请问这是什么原因呢。有什么办法可以增大时钟幅度呢? 时
2024-11-08 08:07
反对法多福多寿发的发大幅度反对法大幅度
2013-09-13 23:18