• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 开关电源的PCB布线要求

    开关电源的PCB布线要求

    2017-07-21 14:43

  • 电路板布局布线要求及规律

    电路板布局布线要求及规律,感兴趣的小伙伴们可以看看。

    2016-07-26 16:29

  • 移动电源布线要求

    2012-11-16 16:25

  • 差分信号走线与布线要求

    2013-12-29 09:05

  • 差分信号的优缺点及布线要求

    在高速 PCB 设计中,差分信号的应用越来越广泛,这主要是因为和普通的单端信号走线相比,差分信号具有抗干扰能力强、 能有效抑制EMI、时序定位精确的优势。作为一名(准)PCB 设计工程师,我们当然需要充分理解差分信号!

    2022-11-07 11:26

  • 差分信号的优缺点及布线要求

    在高速 PCB 设计中,差分信号的应用越来越广泛,这主要是因为和普通的单端信号走线相比,差分信号具有抗干扰能力强、能有效抑制EMI、时序定位精确的优势。作为一名(准)PCB 设计工程师,我们当然需要充分理解差分信号

    2021-01-29 07:41

  • 红外图像处理系统的电源设计及其PCB布线要求

    指标作了仿真分析。 数字系统的电源设计要考虑 FPGA 和 DSP 芯片的软起动、输出电压、电流的精度、躁声滤波和多负载供电等特殊要求,设计者要翻阅大量的资料,在多种设计方案中进行选择。利用 Webench 电源设计工具可以在很短的时间内给出多种方案供设计者

    2017-12-04 09:15

  • Clock时钟电路PCB设计布局布线要求

    时钟电路就是作为计时功能准确运动的振荡电路,任何工作都是依照时间顺序,那么产生这个时间的电路就是时钟电路,时钟电路一般是由晶体振荡器/谐振器、控制芯片/RTC芯片以及匹配电容组成。如图1所示如图1针对时钟电路PCB设计有以下注意事项:1、晶体电路布局需要优先考虑,布局整体紧凑,布局时应与芯片在同一层并尽量靠近放置,以避免打过孔,晶体走线尽可能的短,远离干扰源,尽量远离板边缘;2、如果出现晶体电路在

    2024-06-11 10:24 扬兴科技 企业号

  • 高速USB布线要求

    USB信号的差分布线时,要做到走线的长度匹配。其最大的长度差(如:DM1和DP1的长度差)不能大于200mils。高速USB走线总长度的要求确保走线到背板接插件的总长度控制在18 inches。确保走线

    2019-05-30 07:36

  • PCB布线要求 精选资料推荐

    时钟线要求 时钟驱动器布局在PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~8mil,过窄会导致高频信号衰减,并降低信号之间电容性耦合。避免时钟之间、与信号之间

    2021-07-28 07:49