• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 如何对74LS138译码进行实验

    P1.2、P1.1、P1.0。)把译码输出端口Y7Y0连接到L7L0八位LED电平指示输入端口,验证74LS138的逻辑译码功能。二、仿真图三、代码C语言实现:在这里插入代码片```#include #include

    2021-07-14 06:45

  • 74LS138 有些图片看不到,在附件中

    A的波形如下图所示。试画出八个输出引脚的波形。解:由74LS138功能表知,当(A为低电平段)译码器不工作,8个输出引脚全为高电平,当(A为高电平段)译码器处于工作状

    2011-05-18 09:50

  • 用ModelSimSE进行功能仿真时序仿真的方法(ALTERA篇)

    用ModelSimSE进行功能仿真时序仿真的方法(ALTERA篇)

    2018-01-12 15:26

  • 74HC573具有哪些功能应用

    蓝桥杯单片机组——LED 继电器 蜂鸣器原理图74HC573功能表74HC138功能表LED控制代码(练习用)LED控制代码(比赛用)继电器 蜂鸣器原理图P0口给低电平

    2022-01-12 07:42

  • 74ls192加减无法正常工作的原因

    74ls192加减法无法正常工作此处有个图这个是仿真图这个是功能表。最开始的时候,我们CPU端口接了一个高电平脉冲,CPD口接上了一个开关,置低电平。给CPU口一个高

    2021-12-07 08:11

  • SP9741BA9741芯片引脚功能表分享

    SP9741BA9741芯片引脚功能表分享

    2021-05-06 09:07

  • 功能仿真、综合后仿真时序仿真

    写verilog代码时,编写好的代码先做功能仿真,验证代码的正确性。代码时序符合要求后,代码下载到FPGA当中,直接

    2016-08-23 16:57

  • 使用Keil的软件仿真逻辑分析仪功能观察管脚的时序波形

    本实验主要讲解在没有示波器条件下,使用Keil的软件仿真逻辑分析仪功能观察管脚的时序波形。用此功能观察上一篇博客流水灯中

    2022-01-07 06:54

  • stm32f407引脚功能表

    stm32f407引脚功能表1 主功能就是STM32基本IO口,与外设没有连接的,我们可以直接输出或读入高低电平使用时采用要初始化GPIO结构体参数,并打开端口的时钟2 默认复用功能是与外设连接

    2021-08-09 06:29

  • simulink电机仿真的波形

    仿真的Ib相位为-2/3pi。这是我的仿真模型,主要实现Clark变化、Park变化与反Park变换:如下是Ia与Ib的sine wave 配置:仿真的波形如下:而按照

    2021-09-13 09:21