引脚连接到第七个传感器,之后,再将这个信号输入到芯片上进行采样和保持,这有可能在PSoC5LP,CY8C88AXI上进行吗????PSOC5LPIP.PNG13 K 以上来自于百度翻译 以下为原文
2019-07-01 15:20
尊敬的成员,(1)什么是最好的方式启动之间的通信FPGA和PSoC5 LP。实际上,我想利用PSOC-5LP中的ADC和OP AMPS,并将这些模块的数据输出发送到FPGA进行进一步的操作。以下是我
2019-10-23 10:26
,那它有没有一个精确的间距? 3.官网上给的HMC7357LP5GE的封装中的芯片管脚间距是不是偏小了?因为我用官网给的封装画出来的板子,芯片是焊不上的,原因就是板子上的封装管脚间间距太小。
2018-08-22 10:21
by Joseph Yiu and was wondering how the LOCKUP signal (section 12.5) is used in the PSoC5lp. Does it trigger a SystemReset ? Regards,C
2018-10-08 16:21
,那么它将是400 KHz,如果它是0,它的100KHz。但是如何改变呢?我会在FX2LP固件中找到这一点?让我知道。B7 B6 B5
2018-09-21 16:11
你好,有人以前在PSoC 5LP上使用LVDS吗?或者有人做了一些可以用在PSoC 5LP上实现LVDS的东西吗?至少有一些建议是很好的。谢谢大家, 以上来自于百度翻译 以下为原文Hello
2019-07-29 14:48
://OrgIn www. CyPur.com /知识基础文章/故障排除PSOC-3-PSOC-4-L系列和PSOC-5LP-USB设计-KBA210620此文档建议监视VBUS线路以检测断开事件。但是
2018-10-09 11:17
你好!!!!谈到PSoC,我是个超级英雄。我的工作得到filter_adc_vdac_poll示例项目在我5lp运行PSoC。它说,在文件,我需要“SW3 5V和离开其他的董事会成员在默认配置。”我
2019-09-03 08:22
的学习中使用它。我已经听说了PSOC 5 LP,塞普拉斯将支持,而是,任何可能返回的产品为赛普拉斯和寄给我一个PSoC 5 LP代替。伟业费萨尔穆拉德 以上来自于百度
2019-06-27 10:06
在我使用 PSoC5LP 的过程中(>8 年),我曾多次在验证测试中遇到 PSoC5LP 在 EFT 干扰时复位的问题。 大多数情况下,这取决于 XRES 引脚,因为 EFT 可以改变
2024-07-05 07:26