AD9510提供多路输出时钟分配功能,并集成一个片内锁相环(PLL)内核。它具有低抖动和低相位噪声特性,能够极大地提升数据转换器的时钟性能。4路独立的LVPECL时钟输出和4路LVDS时钟输出工作频率分别为1.2 GHz和800 MHz。可选的CMOS时钟输出工作频率为250 MHz。PLL部分由可编程参考分频器(R)、低噪声鉴频鉴相器(PFD)、精密电荷泵
2023-02-13 14:39 深圳市聚成恒信电子科技有限公司 企业号
PROfessional 新的性能增强版本基于久经考验的 Running Bull EFB 技术,达到甚至超过宝马和大众等德国***汽车制造商的启停汽车电池规格。这些储能
2022-07-26 13:18 北京北极星能源科技有限公司 企业号