PCB Layout中的走线策略布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系
2009-08-20 20:58
PCB Layout中的走线策略
2012-08-04 16:32
布线(Layout)是PCB设计工程师最基本的工作技能之一。走线的好坏将直接影响到整个系统的性能,大多数高速的设计理论也要最终经过 Layout 得以实现并验证,由此可见,布线在高速 PCB 设计
2015-01-12 14:53
;=2倍的线宽。PCI板上的蛇行线就是为了适应PCI 33MHzClock的线长要求。若在一般普通PCB板中,是一个分布参数的 LC滤波器,还可作为收音机天线的电感线圈,短而窄的蛇形走
2019-05-22 02:48
本帖最后由 samuergao 于 2014-11-21 14:01 编辑 曾经遇到想删除数组中某个元素的问题,比如要删除或者替换一个数组中所有为10的元素,编了个小小的程序。布尔选择为
2014-07-01 16:24
在PCB设计中,布线是完成产品设计的重要步骤,PCB走线的好坏直接影响整个系统的性能,布线在高速PCB设计
2014-12-16 09:47
Pads中重新显示已经删除的Ref
2012-08-20 15:53
一、时钟线要求 (1)时钟驱动器布局在PCB中心而非电路板外围,布局尽量靠近,走线圆滑、短,非直角、非T形,布线可选4~8mil,过窄会导致高频信号衰减,并降低信号之间电容性耦合。 (2)避免时钟
2019-05-21 09:34
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较
2019-05-21 07:14
是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处理;最典型的就是时钟线,通常它不需经过任何其它逻辑处理,因而其延时会小于其它相关信号。 高速数字
2013-08-29 15:43