我使用AD7689 來讀取a/d 的資料我的問題如下: 1. 我的VDD 使用3.3V 供電時,我的CFG 暫存器的Bit 3~5 設為110 是不是就是A/D 的參考電壓為3.3V 解析度的
2019-01-08 11:13
想要做一塊轉換板 在電路上不太熟 只能找資料 有找過相關的電路 但跟我想要的不太像 想要做出來的轉
2016-09-05 01:50
各位大俠好!小弟目前剛從事伺服器(Server)硬件設計相關的行業主要內容是設計硬件電路想要請教大家市面上有沒有相關的書或是網站/論壇可以參考的?找過很多地方好像都沒有
2017-02-11 22:11
各位大俠好!小弟目前剛從事伺服器(Server)硬件設計相關的行業主要內容是設計硬件電路想要請教大家市面上有沒有相關的書或是網站/論壇可以參考的?找過很多地方好像都沒有
2017-02-19 23:10
我在網路上查的資料是說 3.3V的cmos電平(MCU)輸出高電平為3.3V低電平為0V要接到5V的cmos電平(74HC245)輸入高電平要大於0.7Vcc=3.5V需要設
2019-02-25 01:00
, c+dR, cR+d) / 2(因此有一半的改進的離散餘弦逆變換輸出是多餘的。)我們現在明白了TDAC的運作原理。考慮計算一個改進的離散餘弦變換的子帶,有50%的重疊,2N
2015-08-05 10:47
看,假設電路電源為+/-20V,且輸出信號落於為+/-18V之間,請問此電路一般用途為何,並簡單說明原理? 不知有哪位前輩可以為小弟解說上述兩題的
2016-03-26 08:09
外部 32.768KHz 晶振來模擬 RTC 得到精確的 time stamp, 因目前看資料手冊有關於晶振都是提到 MHz, 不知道是否有關於使用 32.768KHz 晶振的應用說
2022-05-13 07:53
Cadenc高速電路設計SI PI 信号完整性电源完整性仿真視頻教程下載鏈接地址:链接:http://pan.baidu.com/s/1pJiPpzl密码:3yjv
2015-07-30 21:44
ω = dθ/dt , 下方是tool 存出的資料及用excel換算.即使程式加 delay (10ms) 應該不影響, 只是每1筆sample資料需要費時約 0.01
2018-09-19 10:11