• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 重点厘清覆盖相关的概念以及在芯片开发流程中跟覆盖相关的事项

    有误;更多的分析可以得出更详细的结论。下面会对这两种覆盖分别展开阐述,最后再补充一下用例通过率(Pass rate)和计划覆盖(Plan Coverage)的内容。02 功能覆盖

    2022-09-14 11:57

  • 如何提高炉管CV通过率

    炉管CV经常可动电荷超规范,甚至刚清洗炉管后也这样,咨询CV 、DCE吹扫流程。

    2017-06-21 12:02

  • 为什么你的人脸识别门禁、闸机通过率低?疑难解答

    人脸识别闸机是硬件闸机的基础上,增加了面部识别模块,通过采集访客面部信息,经过一定的算法处理判断出访问权限,现常用于公共场所来替代人工审核。BaDaMa人脸识别门禁闸机管理系统就是把人脸识别技术与门

    2018-08-07 17:46

  • 高精度高速率声发射采集卡简介

    ` PXDAQ18373E是一款高精度高速率的声发射采集卡,该卡具有真实的18bit采样精度和每通道30M/S的采样,采用标准的PICE2.0 X 8接口,数据通过率高达2.6GB/s,是迄今为止

    2016-09-22 14:17

  • FPGA数字电路设计经验分享

    是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。FPGA数字电路设计经验分享[hide][/hide]

    2012-03-05 16:33

  • FPGA经验之谈

    的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。关

    2009-10-21 17:30

  • FPGA经验谈(大唐电信)

    是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。关键词:FPGA 数字电路 时序 时延路径 建立时间 保持时间

    2011-05-03 11:46

  • FPGA高级时序综合教程

    的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平。

    2012-08-11 11:30

  • FPGA CPLFPGA CPLD 数字电路设计经验分享

    提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且

    2012-08-11 10:17

  • FPGA/CPLD 数字电路设计经验和一些设计方法

    数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高, 并且系统的工作频率可以达到一个较高水平。本文档为你讲述FPGA/CPLD 数字

    2012-02-02 15:40