如何采用Altera的CPLD器件实现时间统一系统的B码源设计?
2021-05-07 06:21
*附件:LoongArch 系统调用(syscall)ABI.pdf *附件:龙芯 CPU 统一系统架构规范(适用于 LA 架构通用 PC、服务器系列)-v4.1.0.pdf *附件:龙芯CPU统一系统
2024-06-20 14:42
最近设计了一块3U VPX CPU板卡,具体硬件设计过程如下:1:首先了解3U VPX的相关标准,包括板卡尺寸,接插件定义等等;2:确定板卡要实现的功能,此板卡包含15
2021-11-11 08:23
XC7K325T作为协处理单元,可支持两个标准HPC接口FMC子卡,两片DSP之间通过HyperLink进行高速互联,两片FPGA与两片DSP通过1个8端口的SRIO交换芯片连接至背板,板与板之间通过VPX背板实现
2016-04-14 11:09
SRIO 4X至VPX P1;具备一个SRIO 4X交换芯片;具备高速RocketIO数据传输链路;具备I2C接口,实现系统功耗、状态管理;可以接入
2018-08-24 11:27
XC7K325T作为协处理单元,可支持两个标准HPC接口FMC子卡,两片DSP之间通过HyperLink进行高速互联,两片FPGA与两片DSP通过1个8端口的SRIO交换芯片连接至背板,板与板之间通过VPX背板实现
2016-04-25 11:21
XC7K325T作为协处理单元,可支持两个标准HPC接口FMC子卡,两片DSP之间通过HyperLink进行高速互联,两片FPGA与两片DSP通过1个8端口的SRIO交换芯片连接至背板,板与板之间通过VPX背板实现
2016-04-07 10:40
XC7K325T作为协处理单元,可支持两个标准HPC接口FMC子卡,两片DSP之间通过HyperLink进行高速互联,两片FPGA与两片DSP通过1个8端口的SRIO交换芯片连接至背板,板与板之间通过VPX背板实现
2016-03-16 11:00
XC7K325T作为协处理单元,可支持两个标准HPC接口FMC子卡,两片DSP之间通过HyperLink进行高速互联,两片FPGA与两片DSP通过1个8端口的SRIO交换芯片连接至背板,板与板之间通过VPX背板实现
2016-03-09 10:12
XC7K325T作为协处理单元,可支持两个标准HPC接口FMC子卡,两片DSP之间通过HyperLink进行高速互联,两片FPGA与两片DSP通过1个8端口的SRIO交换芯片连接至背板,板与板之间通过VPX背板实现
2016-03-02 13:52