在直扩信号接收机中,为了提高码跟踪环的相位跟踪精度,提出一种基于FPGA的新型伪码序列
2009-12-19 16:21
不行了,想起来了伪随机数,接下来就是实现过程,很简单伪随机数的建立:最常见的使用方法是:srand和rand()配合使用产生伪
2021-08-23 07:08
,是一种伪随机序列、伪噪声(PN)码或伪随机码。可以预先确定并且可以重复
2016-10-27 15:14
、接收装置的核心部分是调制解调系统,准确测量调制系统的时延,并消除其在整个系入的误差,是提高测距、测速精度的前提。 时延的测量方法可以概括为时域测量和频域测量两大类。 频域测量是用矢量网络分析
2013-06-14 15:13
最近在做使用DAC产生20kHz频率的任意波形,单周期内64点以上,也就是说控制频率为1.28MHz,为控制DAC波形的频率,使用1.28MHz的定时器中断,在中断里控制DAC输出,最终达到任意波形
2021-08-13 08:07
本帖最后由 weihu_lu 于 2014-6-19 16:25 编辑 作者:卢威虎1、前言 分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如
2014-06-19 16:15
STM32外部中断时延问题概括:通过软件调试,示波器观察的方式,来分析外部中断存在时延的原因。在调试模拟SPI接收的时候,想用外部中断检测上升沿的方式来捕捉SCK的上升沿却发现了外部中断存在时延的情况。直接上图...
2021-08-05 06:20
外部按键中断精准控制步进电机起保停,正反转(Arduino+TB6600驱动器)这里先说明一下的中断,其实伪中断,并未真正意义上实现在在loop函数体外执行相关的函数。程序源码
2021-08-31 09:09
的事情。Linkit自带真随机数的产生方法,该方法是通过硬件层面进行的随机数产生,而不像是使用软件进行运算,这样得到的随机数更具有不确定性,我们给每一个加密的数据用不一
2016-12-17 11:11
FPGA是可编程芯片,因此FPGA的设计方法包括硬件设计和软件设计两部分。硬件包括FPGA芯片电路、存储器、输入输出接口电路以及其他设备,软件即是相应的HDL程序以及最
2015-11-30 15:28