• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 如何采用DDS实现频率合成器的设计?

    本文将介绍DDSPLL的工作原理,并结合一电台(工作频率2 MHz~500 MHz)的设计,给出DDS做参考的PLL

    2021-04-20 06:42

  • 改进型DDS驱动PLL的原理及测试结果

    信号能力,具有宽带、小步进、低杂散的频率源也就变得越来越重要。  直接数字式频率合成源(DDS驱动锁相环(PLL)方式

    2020-12-03 16:06

  • DDS为参考的PLL在电台设计中的应用

    设计方案。  1 DDS结构及工作原理  DDS的基本结构由参考时钟、相位累加

    2011-07-16 09:09

  • DDSPLL的细微差别

    本文由ADI时钟和信号部市场经理JLKeip撰写在上篇内容 DDS or PLL? 中承诺,我会对DDS/PLL优势对比表的一些微妙之处做一个评述。 这里先谈谈我认为更

    2018-10-11 11:15

  • DDSPLL的细微差别

    本文由ADI时钟和信号部市场经理JLKeip撰写 在上篇内容 DDS or PLL? 中承诺,我会对DDS/PLL优势对比表的一些微妙之处做一个评述。 这里先谈谈我认为

    2019-01-18 13:19

  • PLL相比于DDS所拥有的典型优势分享

    几何尺寸缩小,这一差距也会缩小,但规模经济也会导致其缩小。PLL使用更广泛,生产规模要大得多,有助于改善成本结构。如果是针对大规模应用,并且DDS方案有一些优势,那么在

    2018-10-31 10:57

  • DDS还是PLL

    合成一个正弦信号,那么了解一点直接数字式频率合成器(Direct Digital Synthesizer,DDS)会有助于您确定最佳解决方案哦~ 多数工程师在求学时接触过锁相环(

    2019-02-13 11:54

  • L波段细步进捷变频频率综合设计

    【作者】:潘晓艳;【来源】:《信息与电子工程》2010年01期【摘要】:介绍一种模块化的L波段细步进捷变频频率综合,采用直接数字

    2010-04-22 11:47

  • 介绍一种不错的基于DDS器件AD9851的信号发生设计方案

    求大佬分享一款基于DDS器件AD9851的信号发生设计方案

    2021-04-12 06:35

  • 全集成频率综合——外国PLL博士论文

    变化的敏感; A型我电荷泵的PLL频率合成器是在这项工作中提出。闭环系统的稳定是实现使用一个离散时间环路滤波。 I型系统架构导致开关速度快。离散时间环路滤波的相位/

    2011-12-15 11:17