本文将介绍DDS和PLL的工作原理,并结合一电台(工作频率2 MHz~500 MHz)的设计,给出DDS做参考的PLL频率合成器
2021-04-20 06:42
buck電路,輸入40V,開關頻率40KHz,輸出5~35可調,PWM控制IC為TL494,現要驅動電路中的高端MOSF
2013-09-25 09:16
~35可調,負載25歐;需要高達45V的驅動電壓,請問如何設計驅動電路?
2013-09-14 11:50
DDS9850的原理是什么?怎样去设计数字化可编程频率合成器?DDS与使用PLL技术实现的频率合成器相比,有哪些优势?
2021-04-20 07:30
直接数字频率合成(DDS)在过去十年受到了频率合成器设计工程师极大的欢迎,它被认为是一种具有低相位噪声和优良杂散性能的灵活的频率源,基于DDS的频率
2019-07-08 07:26
概觀由於業界正不斷降低測試成本,許多 RF 測試工程師更必須縮短量測時間。如你所想,無線區域網路 (WLAN) 裝置的測試作業亦必須迎合此趨勢。不論是設計檢驗的自動化測試系統,或最後的生產測試作業
2019-07-22 07:55
我想請教一下 關於三相驅動器 驅動的瓦數 與 電路匹配的電容值的關係式? 例如驅
2017-07-21 17:32
问:什么是PLL频率合成器?
2019-09-17 19:00
`帖子內容為“buck電路,輸入40V,開關頻率40KHz,負載25歐,輸出5~35可調,PWM控制IC為TL494,現要驅動
2013-09-25 11:15
已经有段时间了。但是,在要求快速切换速度、低相位噪声或低杂散信号电平的场合,有必要使用更为复杂的架构。通过正确的设计方法,结合使用现代低成本高集成度的PLL和直接数字合成器(DDS)集成电路(IC
2019-07-08 06:10