是480Mbits/s,完全可以满足图像采集、传输以及后续处理的要求。系统中采用 DSP+CPLD的硬件设计方案,采用现场可编程芯片 CPLD及两片 SRAM构成的图像采集和存储
2019-07-26 07:16
的速度是480Mbits/s,完全可以满足图像采集、传输以及后续处理的要求。系统中采用 DSP+CPLD的硬件设计方案,采用现场可编程芯片 CPLD及两片 SRAM构成的图像采集和存储
2019-06-20 07:31
线阵CCD数据采集系统的特点有哪些?如何实现线阵CCD数据采集系统的硬件
2021-04-09 06:58
另外,在DSP系统中为什么要使用CPLD?有大侠指导吗?
2019-07-05 03:42
什么是CPLD,怎么选择?CPLD在双轴位置检测系统中的应用设计
2021-04-30 06:24
本帖最后由 zhaironghui 于 2015-7-28 17:40 编辑 自己做的一块板子,(CPLD 和 DSP 上电后有引脚连接在一起)1.当只向其中一块芯片下载程序时能成功。(比如向
2015-07-28 17:24
本文设计了一种基于CPLD和DSP器件的多分辨率图像采集处理系统,重点介绍了CPLD在采集过程中逻辑控制的灵活应用。
2021-06-04 06:08
各位老师,dsp和cpld 外接看门狗芯片。启动的时候先是由cpld独自输出喂狗信号给WDI,然后等dsp下载完程序后,再让ds
2013-09-16 18:55
本文首先介绍了并联型APF的系统结构和工作原理,然后讨论了基于DSP+CPLD的全数字化控制系统的实现方案,并对该控制系统的硬件电路和软件
2021-04-22 06:16
是480Mbits/s,完全可以满足图像采集、传输以及后续处理的要求。系统中采用DSP+CPLD的硬件设计方案,采用现场可编程芯片 CPLD及两片SRAM构成的图像采集和存储系
2019-09-18 08:31