近年来,软件无线电已经成为通信领域一个新的发展方向,数字下变频技术(Digital Down Converter-DDC)是软件无线电的核心技术之一,也是计算量最大的部
2019-10-12 08:17
AD采样80MHz,中频信号60MHz,在数字下变频时NCO输出频率设置为多少?
2017-02-15 16:00
本帖最后由 eehome 于 2013-1-5 09:44 编辑 这是系统的一个模块,实现了数字下变频功能。
2012-06-06 15:59
采用ADC(LTC2208)、FPGA和SDRAM(HY57V561620)设计高速的数据采集及正交下变频系统,其中数据采样速率90MSPS;实现70M中频的数字正交下变频…………请求大牛的帮助啊,我是小菜鸟,这方面
2014-04-01 10:44
问题,为什么不一次变频到70M呢.我想用adf4153可以一次就产生1020-1820的混频信号,为什么不这么做呢?问题二,是不是下变频的主电路都必须做50欧的阻抗控制(非数字部分).第三,有没有软件可以对整个电路,
2015-09-20 11:47
基于FPGA设计了一高速数字下变频系统,在设计中利用并行NCO和多相滤波相结合的方法有效的降低了数据的速率,以适合数字信号处理器件的工作频率。
2019-09-26 07:06
请问CORDIC算法用verilog算法实现时,角度累加器中的45度,26.56度,14.04度怎么跟verilog语言相对应?
2015-07-11 20:18
数字上/下变频器:VersaCOMM™白皮书
2019-07-08 09:33
收机扩频码的捕获以及数据解调性能的影响,从而提高接收机的性能。频偏校正电路中通常需要根据给定相位产生余弦信号和正弦信号,其中最重要的实现技术是CORDIC(CoordinateRotationDigitalComputer,坐标旋转
2019-09-19 07:17
大多数工程师在碰到需要在 FPGA 中实现诸如正弦、余弦或开平方这样的数学函数时,首先会想到的是用查找表,可能再结合线性内插或者幂级数(如果有乘法器可用)。不过对这种工作来说,CORDIC 算法
2019-09-19 09:07