• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 基于Altium Design的4PCB设计

    、不放置任何元件的区域完全被膜覆盖,而布线或放置元件的地方则是排开了膜的。层叠方案方案1此方案为业界现行PCB

    2015-01-23 10:34

  • FPGA PCB设计图

    FPGA PCB设计图,入门级必学教程

    2019-04-10 16:42

  • protel及内电分割入门

    ,就是有铂的区域了,现在,我们可以用一种简单的方法去查看。 首先,在PCB界面中,点击主菜单Tool(T下的选项 protel

    2019-07-09 07:08

  • 高速PCB设计的叠问题

    高速PCB设计的叠问题

    2009-05-16 20:51

  • protel99se高级视频教程(单层到八ARM

    :添加其他的内电区域5-5 分割内电操作实例之五:内电分割完成后的一些操作5-7 4

    2016-10-21 13:40

  • PCB设计中叠算阻抗时需注意的大事项

    在高速PCB设计流程里,叠设计和阻抗计算是登顶的第一梯。阻抗计算方法很成熟,不同软件的计算差别不大,相对而言比较繁琐,阻抗计算和工艺制程之间的一些"权衡的艺术",主要是为了达到

    2018-01-22 14:41

  • 的设计

    新建相关的原理图文件, 并做好相关准备设计PCB的准备工作, 这个相信想画的朋友都会, 不用我多讲了。新建一个PCB

    2019-07-10 08:32

  • 的设计

    的设计PCB打样找华强 http://www.hqpcb.com 样板2天出货

    2012-11-07 14:50

  • 多层PCB设计——内电设计

    所示。这样既能充分利用内电膜区域,也不会造成电气隔离冲 突。 (2)在绘制边界时,尽量不要让边界线通过所要连接到的区域的焊盘,如图11-26所示。由于边界是在PCB

    2015-03-06 11:36

  • PCB打样过程中为何比三更为常见?

    随着科技日新月异的发展,PCB也不断的提升技术水平,从单双面到多层的进阶。但是我有个疑问,打样过程中为何比三

    2020-11-03 09:19