为了缩短卷积编码器设计周期,使硬件设计更具灵活性,在介绍卷积编码器原理的基础上,论述了一种基于可编程逻辑器件,采用模块化设计方法,利用VHDL硬件描述语言实现CDMA2
2019-08-27 07:41
最近在做扩频调制,有没有Labview编的gold码生成VI以及RS编码和卷积编码的VI啊?
2015-05-10 14:47
在本文中,通过一系列简单易懂的MATLAB程序,我们将会研究如何使用Toolbox进行进到编码。首先,我们建立使用一个使用卷积编码和硬判决译码的Viterbi译码器的系统模型。然后我们会更新算法,使用软判决译码。最后
2021-05-20 06:52
功率等方面考虑,若采取以上措施仍难满足要求,就要考虑差错控制措施。在CDMA 2000系统的前向链路和反向链路中就采用了卷积编码来实现前向差错控制(FEC)。
2019-10-18 08:29
信道编码香农定理编码效率卷积编码Turbo编码编码增益
2021-01-14 06:01
本帖最后由 炜君子 于 2017-7-24 19:05 编辑 做了一个简单的“卷积和相关分析模块”,当信号均为低频时,卷积、反卷积、自相关、互相关运算都很正常;但是当频率达到10^4级
2017-07-24 19:05
反卷积deconvolution引起的棋盘效应?kernel size无法被stride整除的原因?解决反卷积deconvolution存在的弊端的思路?反卷积deconvolution如何实现更好的采样 ?
2020-11-04 08:08
如何使用VHDL语言设计卷积码编解码器?
2021-04-29 06:39
卷积神经网络的层级结构 卷积神经网络的常用框架
2020-12-29 06:16
由于卷积码具有较好的纠错性能,因而在通信系统中被广泛使用。采用硬件描述语言VerilogHDL或VHDL和FPGA(FieldProgrammableGateArray——现场可编程门阵列)进行数字通信系统设计,可在集成度、可靠性和灵活性等方面达到比较满意的效果。
2019-10-14 06:02