什么是卷积码分组码是把k 个信息元编成n 个码元的码字,每个码字的n ? k 个校验位仅与本码字的k 个信息元有关,而与其他码字无关。为了达到一定的纠错能力和编码效率,分组码
2008-05-30 16:06
修正这条路径上各比特的可信度,使之适用于迭代译码。SOVA 运算量仅为标准维特比算法的两倍,但性能恶化量约为1dB。有哪些形式的Turbo
2008-05-30 16:24
请问各位大神,我想问一下用FPGA做卷积码有什么注意的地方?
2015-04-07 12:57
由于卷积码具有较好的纠错性能,因而在通信系统中被广泛使用。采用硬件描述语言VerilogHDL或VHDL和FPGA(FieldProgrammableGateArray——现场可编程门阵列)进行数字通信系统设计,可在集成度、可靠性和灵活性等方面达到比较满意的效果。
2019-10-14 06:02
如何使用VHDL语言设计卷积码编解码器?
2021-04-29 06:39
的QPSK OFDM编码光信号,并成功地在标准单模光纤中传输了200 km,和没有采用卷积码的相比,系统的误码性能获得明显提高。在误码率10-3时,可节省1 dBm左右的光功率。实验结果表明,卷积码可应用
2010-04-23 11:30
由于卷积码优良的性能,被广泛应用于深空通信、卫星通信和2G、3G移动通信中。卷积码有三种译码方法:门限译码、概率译码和V
2019-11-01 08:05
求助!大佬们,问一下用FPGA实现卷积码编解码的难度。
2023-10-16 23:26
,在译码过程中不仅从此时刻收到的码元中提取译码信息,而且还利用以后若干时刻收到的码字提供有关信息。卷积码的纠错性能随k 的增加而增大,而差错率随N 的增加而指数下降。由于卷积码
2008-05-28 15:03
各位专家大侠,我现在在做LTE的PBCH的译码,编码是采用的咬尾卷积码,输入信号长度为40,码率为1/3,约束长度为7,编码时,寄存器的初始状态放的是输入序列的最后6位
2018-06-21 05:05