• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 怎样消除竞争冒险

    ; elseout=0;endendmodule在进行门级仿真的时候波形中出现了毛刺,也就是所谓的竞争冒险,如下图书上也有竞争冒险的解决办法,但具体代码里还是不会,谁能教教我该怎么改这个代码才能消除竞争

    2011-10-21 14:31

  • 组合逻辑电路的竞争冒险,输入信号同时从1变0会产生竞争冒险

    `对于一个组合逻辑电路,如果有两个输入端,那么只有两个输入端一个从0变1,另一个从1变0是才有可能产生竞争冒险吗,如果开始时两个输入端都是1,那么同时从1变0时会不会产生竞争。例如异或门,开始始输入

    2015-12-22 18:49

  • 短接SPI输入和端口0的RX_DV是否有风险?

    你好: 短接 SPI 输入和端口 0 的 RX_DV 是否有风险?我有一个硬件设计错误,所以我必须将两个引脚短接。我试过一次,其他端口的传输都不行。所以我断开连接。 顺便说一句,我们可以通过Jtag接口配置SJA1105Q吗?那么我就不需要冒险将上面的两个引脚短路。

    2023-04-03 07:38

  • TTL与COMS电平可以直接互连吗?

    什么是同步逻辑和异步逻辑,同步电路和异步电路的区别是什么?什么是“线与”逻辑,要实现它,在硬件特性上有什么具体要求?什么是竞争与冒险现象?怎样判断?如何消除?你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?

    2021-03-09 07:56

  • 请教一个与数字电路有关比较简单的问题,希望大神可以给个详细的答案

    写了个一位全减器,发现不管怎么写,时序电路仿真中的输出都出现延迟的现象,发现延迟在其他的点路都存在,暂时在数字电路书本中并没有找到合适的答案,有冒险竞争,但只能解释毛刺的现象,不知道有没有大神可以指点下,是什么根本原因造成了延迟,或者可不可以告诉下数字电路的哪个知识点讲到了

    2016-11-05 23:28

  • 对手机和电脑的配置没有去深入的了解。。。 先说智能手机吧

    ------展会上,有国产医学镜头卖30万币,放大识别毛细血管的时候,晃动,有些模糊;对面的展位是大名鼎鼎的“蔡司”,要价120万币,可以清晰且不晃动的看到每一根毛细血管,医生说不想冒险,贵也要选择

    2023-12-17 12:19

  • 使用在一个PIC的TX和RX引脚如何执行半双工

    听起来有点冒险,如果我把从机上的接收端口设置为输出,而主机的发送端口也设置为输出,那会煎炸什么东西,不是吗?

    2020-05-14 12:58

  • GPIO15拉低但无法编程或运行ESP12E是怎么回事?如何解决?

    我是 esp8266 的新手——我决定使用原型板开始我的冒险。所以我将一些电线焊接到 ESP12E,根据我在互联网上找到的所有说明将其放在原型板上(RST、EN 和 GPIO0 用 10k 电阻拉高

    2023-06-07 08:35

  • ASIC设计领域大不如前

    是下一代整合式无线系统的概念和执行。他说:“从设计制作再到冒险,各个过程的成本的增加,都是导致这个吸引人的领域大不如前的原因。”

    2019-07-19 06:07

  • 用FPGA能产生1nS的脉冲吗?

    器件的竞争冒险方式产生的毛刺,把毛刺当成脉冲,这也是一种方案大神看看以上这四种方案有哪种可行吗?(FPGA小项目,有兴趣的大神加Q1457403601)

    2021-09-10 10:39