你好。我用的是STM32G071GBU6,VDD电压我设计成1.8V。我有一些关于董事会的问题。1. 3.3V GPIO 输出控制- 我是否应该将 MCU 的 GPIO 引脚设置为
2022-12-07 08:43
什么是集电极开路(OC)?什么是漏极开路(OD)?
2021-03-10 06:35
我正在连接一个5V PIC18到2.5V设备。PIC18上的一些输出可以是开路漏极。我非常熟悉漏
2020-05-12 10:28
的IIC引脚设置为漏极开路。我读了ug471:7系列fpga selectedIO资源, ug768:7系列硬盘 ug865:zynq-7000-pkg-pinout但我没有找到将iic引脚设置为
2020-05-14 06:37
输出为高阻状态(漏极开路),只有当4脚为“0”时,5、6才会输出,否则输出
2013-05-26 22:20
我正在使用 NUCLEO-L552ZE-Q 并制作了一个非常简单的测试电路来测试漏极开路输出信号。我将引脚配置为漏
2022-12-27 06:13
你好,我使用的是PIC16F18854和开放漏极输出模式,我的问题是开放漏极泄漏电流似乎没有在数据表中指定。指定了输入漏
2020-03-11 06:35
请问各位:如何在QUARTUS II里将EPM1270的管脚配置为漏极开路?
2021-04-13 15:48
1、集电极开路输出上拉电阻电路为什么会速度降低和噪声变大?在此基础出引出了三态门? 2、多集电极开路上拉电阻输出实现了线
2024-01-28 16:32
设置成开路输出模式,并设置输出高,应该不会有电流流过电阻吧? 理论上漏极开路
2023-06-26 07:17