• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 使用siri和小爱同学控制ESP8266引脚电平的过程

    整个教程的目录:一.概述(本章)二.固件下载三.ESP8266模块配置四.Siri控制一个灯五.小爱同学控制一个灯实现的功能:1.可以用苹果手机的语音助手siri控制ESP8266的引脚高低电平(有

    2022-02-14 07:48

  • 关于设计PCB的那点

    在PCB设计中遇到多路一样的电路,怎么做最方便,一个一个摆多费事。分享一个多通道设计。

    2015-07-07 09:56

  • 利用ESP-01S实现Siri远程控制灯开关和获取温湿度数据

    摘要上次利用STM32单片机实现连接OneNET并支持Siri语音助手控制的功能,这次利用ESP-01S实现Siri远程控制灯开关和获取温湿度数据。代码支持ESP-01模块

    2021-12-13 06:29

  • 101神奇的原子LED的资料分享

    描述101神奇的原子LED2 层尺寸 80.88x98.8mm 1.6mm尝试搜索有关运行 LED 的任何修改,我发现此运行 LED 的许多创作设计和不同形式。从骑士LED,喷泉LED,雨刷LED

    2022-09-08 06:03

  • 主板LAYOUT注意

    主板LAYOUT注意

    2011-12-24 21:21

  • 资料下载:神奇!未来物联网的能源——纸生电

    现在,科学家们将细菌融入纸基电池中,已经可以为几十亿的传感器和设备造出廉价、持久的能源了!那么,这是一种怎样的神奇科技?一起往下看吧!图:Photo: Seokheun ...

    2021-07-05 07:56

  • 关于ESP8266你必须知道的

    写在前面之前博主学习了很多网络编程的东西是因为工作上要开始做“智能家居”、物联网方面的东西了。下面主角要登场了。就是单片机。关于ESP8266你必须知道的博主使用的是安信可的产品,12S常用AT指令

    2021-11-23 07:39

  • 编程中的命名设计那点

    编程中的命名设计那点

    2012-08-17 09:32

  • 关于EDA辅助设计的那些

    1)EDA的选择做了张脑图,大家先看下芯片的大致流程:当然实际设计中会更为复杂,并随着制程的变小,会进一步加剧流程各环节的复杂度以及增加环节内部的新的验证项目,但大体还是以下步骤:前端设计和仿真——后端设计及验证——后仿真——signoff检查——数据交付代工厂(以gds的形式)稍微解释一下几个重要概念:Signoff, 中文翻译叫签核,比较抽象,简单说就是按厂家的默认设置要求做最后一次的规则验证,通常我们在设计的时候,会将厂家要求的标准提高一些来做。后端设计:可以理解为将电路从器件符号形式转为几何图形形式,以指导掩膜版的设计。然后,我把设计流程里各个环节能用且好用的软件列一下(可以看到基本都是Cadence, Synopsys, Mentor三家的产品):模拟及混合信号类(包括模拟前端设计及仿真,模拟后端设计及验证,芯片后仿真):电路及版图设计工具:Virtuoso (Cadence), 0.18um,0.35um等老工艺可以用L-edit.(这个不受限)版图物理验证工具:Calibre(Mentor),老工艺还能用Assura(Cadence),dracura(Cadence更老,十几年前刚毕业那会儿用过)版图参数提取工具:Star-RC(synopsys),Calibre XRC(Mentor),QRC(Cadence)电路仿真工具:Hspice(Synopsys) ,Spectre(Cadence), ALPS数字及SOC类(数字前端,数字后端,验证,仿真):RTL综合工具 :DC(Design compiler,Synopsys)仿真验证工具:VCS(Synopsys), ModelSim(Mentor),Incisive,Indago, MDV,VIP(Cadence)数字后端设计工具:ICC(Synopsys),Innovus/Encounter(Cadence) 还有180nm制程可用的老掉牙的Astro( synopsys).DFT工具:DFT Compiler (Synopsys)物理验证工具:ICV(Synopsys)PVS(Cadence), Calibre(Mentor)signoff 时序/噪声/功耗分析工具:Prime time, PT(synopsys),PrimeRail(Synopsys) ,redhawk Fusion(Synopsys, 这套flow产品的核心redhawk是ansys的产品,ansys为s家战略合作),Totem(Ansys, 美国)PCB:Allegro(Cadence) :这个还好,不更新也没太大个问题。这里再简单说下国内的EDA情况,反向提图抄袭软件其实是走在世界前列的,芯X景(据说还要上市圈钱),客户除了早就被拉黑的外,都不敢说用了他家产品,怕吃官司,这种不值得提倡,因为他们干的事早已超出了他们所宣称的只用于合理学习的底线;正向设计里目前真正得到认可的只有华大九天(我为他们点个赞),但主要是模拟产品上,具体的说是模拟电路的仿真工具(ALPS),再细化下是电源类产品的仿真上,有他们的独到及NB之处,他们也有对标 virtuoso的兼容性产品Aether,但是得在成熟工艺下用。国内的EDA依然处于一个辅助角色状态,还有很长很长的路要走。可以这么说,世界上所有的芯片设计公司,不管你是5nm还是350nm吧,无论你多NB,多逆天,肯定采用了这三家的至少一种软件,哪怕是盗版 。2)设计平台化产品闭环Synopsys和Cadence一贯的发展战略是平台性发展,也就是说并不是某个环节的设计软件强,而是从前端设计-前仿真/验证-后端设计-后端验证仿真直到流片的整套产品都很强,并形成设计的闭环,比如synopsys的Milkway, Cadence的OA(OpenAccess)。粗略的说,模拟/数模混合芯片设计用cadence平台,数字芯片设计采用synopsys平台,当然实际并非如此绝对,有一定的交叉使用情况。。对于客户来讲,他们自然会倾向于平台化的EDA的采购,而不是分门别类的买,因为省事就意味着省钱啊,除非你的某项产品极其NB,比如Mentor的功能或物理验证产品,Ansys家的功耗分析软件,那确实厉害,尤其是物理验证C,S两家真干不过,已经是全球所有代工厂公认的金标准,也迫于垄断压力收不了,那只能战略合作。3)与工艺厂的捆绑 (EDA联盟+IP联盟)然后呢,EDA的垄断还体现在于工艺厂的捆绑上,工艺厂早期要进行工艺研发,势必也要进行器件,简单功能芯片的设计,要设计就得基于eda设计平台支持,这时候Synopsys, Cadence等EDA公司就来送温暖了,他们甚至会免费直接帮你设计多种基础IP, 各种规模的功能IP以扩充你的IP库,IP库越大越全,对客户的吸引力也就越大,win-win;在功能验证,物理验证环节,则有Mentor的一席之地,物理验证会贯穿并频繁往返于后端设计的全流程,对于软件的效率和可视化要求很高,这点calibre做得非常好。另外EDA供应商还会给学校客户优惠价甚至免费,其目的也很明显,培养用户习惯,除非学校也是光荣的上了美帝黑名单。也就是:EDA 工具+IP授权的捆绑。这样一整,进入投产阶段后,工艺厂发给客户的PDK设计包自然也只能支持 Synopsys, Cadence,Mentor的了,其他的EDA替代品,多在兼容性上做功,并且无法提供平台化产品,加上兼容和原生,在时效及使用上都有很大的差异。一旦做强了还面临着Cadence,Synopsys的收购/绞杀威胁。还是那句话,人家提供的是平台,除非你能像Mentor那样提供整套验证平台也可。

    2020-06-14 08:01

  • 神奇的循环

    各位大神好,小生有个小问题请教,我用PIC16F73的片子,C语言写代码,其中RB1接发光二极管,当我把点亮灯代码写在while外面时,且while注释掉,我发生运行的结果是等在循环闪烁,代码如下:int main(void){ Initialization(); RB1=0;__delay_ms(500);RB1=1;__delay_ms(500);/*while (1){}*/}请教各位有没有遇到过类似的情况,若有是能帮解答下是什么原因么,小生感激不尽~

    2013-12-18 08:29