想问一下,在verilog中,行为描述和结构描述到底有什么区别,感觉行为描述语句更直观、易读、易修改,而结构描述语句就没那么好读了。但是,总觉得有什么地方有区别,是否在下载到FPGA中的元件连接以及布线问题上有不一样的地方,哪种描述在什么情况下使用更好呢?
2016-10-27 11:17
如题
2019-01-23 06:36
以前写程序都是用第三方资料,每次都看到官方例程,但是我不知道去哪里下载?,官网里面找不到方向,比如我现在想找stm32f0 rtc闹钟唤醒相关的官网历程,到底应该去哪里找?或者说去哪个地方搜呢?
2018-12-29 09:41
本帖最后由 unpopfeng 于 2013-4-26 15:51 编辑 特权同学你好,我正在看你所写的《深入浅出玩转FPGA》,在做里面的DIY数码相框,我想问问,如果SDRAM的读出数据出现读空现象,会是什么原因呢?另外我很奇怪,,实际程序时钟50M,sdram时钟100M,signaltap采样时钟50m;SD卡读出数据频率是50M,但是VGA显示里,行有效时间是800ns? SDRAM读数据周期是1ns?这又是为什么呢?如果你有空,{:12:}就麻烦你了{:23:}
2013-04-26 15:25
`课后作业,不知道该怎么做,希望各位帮我做一下,给张图给我参考一下`
2017-11-20 13:59
嵌入式软件可靠性设计需注意什么?
2021-04-27 06:23
本文介绍了汇聚式处理器Blackfin的基本功能,给出了以Blackfin为嵌入式系统硬件平台,并采用uClinux操作系统和其中集成的大量硬件驱动程序来设计具有互联网WiFi无线连接、电子邮件发送、RSS新闻阅读、即时照片分享、全触摸操作等功能的嵌入式数码相框的设计方案。
2019-08-19 06:50
男人征服世界,女人通过征服男人来征服世界;硬件叱咤江湖,软件通过控制硬件来统治江湖。当今世界,放眼江湖,有电子的地方就有嵌入式软件,有电子故障的地方,也就有嵌入式软件设计缺陷的影子。我们今天就把软件所容易犯的错误和规避的方法一一罗列,并给出应对之法。嵌入式软件的最大特点是以控制为主,软硬结合的较多,功能性的操作较多,模块相互间调用的较多,外部工作环境复杂容易受到干扰或干扰别的设备,且执行错误的后果不仅仅是数据错误而是有可能导致不可估量的灾难,所以总结起来,嵌入式软件可靠性设计需注意的问题有四个方面:
2019-05-16 10:44
当今的嵌入式应用已经无处不在,全球每年生产数十亿颗微处理器,其中大部分被广泛应用于各类嵌入式系统,从消费电子、通信终端及系统设备、工业控制、汽车电子系统到航空航天,无处不能看到嵌入式应用的身影。在硬件平台方面微控制器以及数字信号处理器(DSP)产品无论从品牌、成本、功能特性方面选择数以千计,您完全可以针对您的目标应用对成本、处理能力、功耗要求、集成度、开发周期、技术难度等具体要求,精心选择出最具综合优势的硬件核心平台。而在嵌入式操作系统方面,您同样不再会有桌面应用中几乎无可选择的尴尬,无论是开放源代码的Linux阵营的各种商业版本或免费版本,还是WinCE、vxWorks等“重量级”平台,抑或针对特定应用优化的如Windows Mobile、Symbian、Android等,您同样可以为您的目标应用选择一款最佳的操作系统软件平台。
2019-10-11 07:12