可现在遇到一个问题,系统的晶振是40M,可我需要一个160M的输出信号,怎么才能在FPGA内部实现倍频呢?我看了它的说明书,上面说可以实现倍频,有PLL功能可是却没有具体的说明怎么实现倍频,用什么方法实现,能实现多少
2013-12-04 22:31
Labview萌新求救:下图是使用Labview设计好的窄带FM调制模块,请问如何使用倍频后再混频的方法生成宽带FM信号呢?(原理已懂,卡在了倍频器的部分,不知怎么实现倍频操作):
2019-04-13 22:16
求做一个任意倍频的倍频电路,用CD4046来做~或者直接实现19倍倍频也行~谢谢大神用Proteus仿真的电路
2019-07-11 01:50
使用V3.5库,芯片外接8M晶振却无法倍频。同样的程序使用其他开发板测试可以倍频,不知道为何呀,求助!!!!
2017-07-01 22:05
各位好 最近再利用AD734作倍频,参考资料手册内图24之电路,并将第1与第6脚短路灌入输入讯号,并将第10pin接地, 其输出结果可发现到是可以接输入讯号成功倍频,但经过倍频后讯号的dc偏移很严重
2023-11-21 08:14
急急急,,求FPGA的任意整数倍频的电路设计代码,能是VHDL的最好! (不是DCM或是DLL的)
2011-04-25 19:46
用proteus仿真,给一个一定频率的信号,比如1KHz,设计电路让他变成2K4K...,,降频用计数器实现我会弄,但是倍频怎么搞?不是太了解
2019-04-19 07:55
本帖最后由 1154286643 于 2015-11-2 17:30 编辑 哪位大哥会光电编码器倍频的啊?用于伺服电机的,现在要实现一个十倍频以上的电路,A相信号超前B相90度,用FPGA
2015-11-02 14:04
在DDS系统中通过DDS内部倍频得到芯片参考时钟,内部倍频是否对输出信号有影响,比如说AD9951采用100M晶振然后芯片内部4倍频得到参考时钟,经过测试,输出信号经过滤波之后存在100M频率分量,总是不能完全抑制,
2018-09-26 14:15
`我想采集电压信号然后将它转换成电流信号,但是它俩差了90度相位角想的是通过先倍频再分频来实现我看了一下网上可以用D触发器来实现,但是这样的倍频与分频过后相位并没有改变这个电路原理上有什么问题?有没有朋友做过类似的电路可以实现这样的功能`
2015-05-13 19:49