• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
  • 全部板块
    • 全部板块
大家还在搜
  • 关于功放有嗡嗡底的问题

    如图,将前级去掉的功放后级电路,还总有嗡嗡底。有什么办法解决?谢谢! 电源:环形变压器,双18!,经整流桥后,+25.8v -25.2v,将 c1815和A1015去掉后,非常安静,没有任何噪音

    2024-07-20 16:39

  • 时钟相对ADC性能的影响是什么?

    时钟相对ADC性能的影响是什么?锁相环的基本原理和相优化方式

    2021-04-07 06:25

  • 放的增益下降

    放输入端连接滤波器后,低放的增益会下降9db,求助各位大神分析原因?

    2021-11-05 15:20

  • labview实现小波去中的问题

    刚接触labview,在做基于labview的数字音频处理器的毕设时碰到的问题,查找了很多相关文献之后,参考这些文献我写出下面这些程序,文献里都是直接创建一个带有噪声的波形来进行去然后显示去

    2017-04-08 10:04

  • 请问一下抖动与相是如何转换的?

    什么是抖动?时钟抖动有哪几种测量方法 ?什么是相?测试相有哪几种测量方法?抖动与相是如何转换的?

    2021-04-29 06:13

  • 助听器电路验证

    有人看到过这个抑电路图吗? 有人实验过吗? 效果如何? 还有是如何验证抑的可行性?

    2016-08-25 17:02

  • MIPI C-PHY的静的特点和MIPI C-PHY用的静对策元件

    MIPI C-PHY 差分传输接口的静对策

    2020-12-21 06:55

  • 请问ADC芯片如何降低底

    为什么经过ADC采样后,我用matlab仿真后,底在-100左右,而ADC芯片资料上都在-120左右,请问如何降低ADC的底?analogchina-admin

    2018-08-09 08:40

  • 请问ADC芯片如何降低底

    为什么经过ADC采样后,我用matlab仿真后,底在-100左右,而ADC芯片资料上都在-120左右,请问如何降低ADC的底

    2023-12-12 06:56

  • 请问ADF4351外接参考钟相变差是什么原因?

    ADF4351使用板子上的晶振作为参考钟时输出相还可以,参考钟使用外接信号源时输出相变差很多,这是怎么回事?怎么解决???晶振和信号源输出参考钟的相差不多

    2018-07-30 06:11