在我设计的放大电路中,会产生一个下冲,请问怎么解决?输入信号是+580mV,输出信号最大幅度是+2.10V,下冲-410mV
2019-03-25 08:40
一个传感器模块,输出的信号有效宽度在0.1~0.15uS之间的窄幅上下冲波,如果想采样到80%的信号有效幅值,ADC的采样速率至少为多少SPS?如果信号幅度在50uV以
2023-12-22 06:40
LM6172上下电时,运放的输出有过冲下冲,是什么原因?怎么解决?
2024-07-29 06:46
装。详细信息如下[5.5V、1MHz、2A 同步降压转换器TMI3410_拓尔微电子股份有限公司 (toll-semi.com)] 在使用过程中,从3.3V降压到1.1V发现SW管脚输出的pwm波下冲
2023-05-14 01:47
一下,会出现下冲比较严重的情况,请帮助分析一下是什么原因。在A/D输入通道前端加跟随器电路,测试点是A/D输入管脚端,其中通道1为CONVST信号,通道2为A/D输入管脚端。附件336ffcbe-c42d-448e-80ac-3c7c470e1542.rar.zi
2019-03-12 07:50
你好,关于USB串行的CY7C6211-24LTXI我们正在考虑使用UB-SPI(UART)。请让我知道引脚规格允许SCB/GPIO输入电压过冲/下冲的电压规格。最好的问候,森本 以上来自于百度
2018-10-22 09:59
我们遇到的问题是我们的原型采用Spartan 3A XC3S200 FT256就像输入信号一样令人不知所措。我们将用于16位并行总线的单端外部时钟(GPMC_CLK)从MCU连接到FPGA的Bank
2019-08-08 06:49
ADI工程师:您们好!有以下问题:一个传感器模块,输出的信号有效宽度在0.1~0.15uS之间的窄幅上下冲波,如果想采样到80%的信号有效幅值,ADC的采样速率至少为多少SPS?如果
2018-11-02 09:22
本帖最后由 厉害liuh 于 2021-8-21 22:59 编辑 制作一个h桥芯片测试设备,过程中测试h桥发现输出波形有下冲,测试电路和h桥内部电路如下输入电压vs为30v,aout
2021-08-14 15:47
请告诉上冲和下冲规范mb9bf116r。特别是关于下面的插脚- Address Pin-笪塔品- GPIO Pin最好的问候,井上以上来自于百度翻译 以下为原文Please tell
2018-08-17 00:57