高速数字电路信号完整性分析与设计:信号完整性概述 传输线理论 PCB阻抗控制 拓扑与端接技术 时序计算 串扰与对策
2009-10-06 11:25
高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度、电阻匹配及电磁干扰、串扰等。设计过程中要保持信号的完整性必须
2010-06-06 11:27
2013-12-08 21:56
2013-05-14 22:24
随着现代数字系统开关频率的不断提升,高速数字系统的 PCB 设计成为摆在广大硬件工程师面前一个越来越严峻的问题。当时钟上升边沿陡峭,时钟频率提升到一定程度以后,PCB 中的分
2011-06-07 15:55
2023-11-01 08:55
本文介绍了常用的几种终端匹配技术:包括并行连接的终端匹配、串行连接的终端匹配、戴维南终端匹配、AC 终端匹配和基于二极管的终端匹配。
2011-02-21 15:06
、QFP、RGA等封装的器件越来越多;1996年之后,高速设计在整个电子设计领域所占的比例越来越大,100 MHz以上的系统已随处可见,采用CS(线焊芯片级BGA)、FG(线焊脚距密集化BGA)、FF
2020-08-05 18:53
2015-04-15 18:21
华为《高速数字电路设计教材》这本书是专门为电路设计工程师写的。主要描述模拟电路原理在高速
2014-09-01 23:20