• 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动
0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
返回

电子发烧友 电子发烧友

  • 全文搜索
    • 全文搜索
    • 标题搜索
  • 全部时间
    • 全部时间
    • 1小时内
    • 1天内
    • 1周内
    • 1个月内
  • 默认排序
    • 默认排序
    • 按时间排序
大家还在搜
  • 源三分频电路设计

    源三分频电路设计[hide][/hide]

    2009-06-22 10:52

  • 51单片机12分频的原因是什么

    51单片机12分频的原因由于初期设计硬件技术缺陷,使执行指令时需要子时钟,就把12个振荡周度期规定为1个机器周期。51单片机是12M晶振,如果是单指令周期的语句,刚好是1us,其他语句好似1us

    2021-07-13 09:23

  • 为什么STM32CubeMX中Cortex系统定时器可选择1分频

    有位朋友在后台大概问了这样一个问题:STM32的SysTick时钟源是来自Cortex系统定时器吗?引伸:为什么STM32CubeMX中Cortex系统定时器可选择1分频(和8分频)?写在前面看到这个问题,我在想,这位朋友可能没有认真看手册,同...

    2021-08-19 09:07

  • 用CD4013双D触发器做的脉冲4分频器资料推荐

    用CD4013双D触发器做的脉冲4分频

    2021-05-13 07:25

  • 什么是驱动?什么是差

    的波特率500k/250k等等参数。一般一个初始化的嵌入式芯片会,默认给定模块芯片对应的是哪一个引脚,这个时候我们配置一下模块芯片的内部参数,这个配置过程称为驱动编写。问题2:什么是差ca...

    2021-12-17 08:09

  • 基于FPGA的任意分频器设计

    的时钟触发计数器进行计数,当计数器从0计数到N/2-1时,将输出时钟进行翻转,并给计数器一个复位信号,以使下一个时钟开始从零计数。以此循环,就可以实现偶数倍分频。以10分频为例,相应的verilog

    2014-06-19 16:15

  • NB7V32MMNGEVB差分时钟分频器评估板

    。 NB7V32M产生输入时钟的2分频输出副本,工作频率高达10GHz,抖动最小。复位引脚在上升沿置位。上电时,内部触发器将达到随机状态,复位允许系统中多个NB7V32M同步。 16mA差CML输出提供匹配的内部5

    2019-02-20 09:41

  • 根据小梅哥视频,设计简单的串口发送、接收程序

    Verilog串口 发送、接收接收采用最简单标准,即将rs232的10位每一位16分频后,每一位取中间值(8、24、40、56、72、88、104、120、136、152)

    2016-05-31 22:58

  • 用户和服务指南补充,70429AK95分频

    Provides information on performance testing, replaceable parts, and safety and regulatory issues.

    2019-10-25 08:37

  • ADF5001预分频器是一个低噪声/低功率/固定射频分频器块

      特征  *4分频分频器  *高频工作:4GHz至18GHz  *集成射频去耦电容器  低功耗  *激活模式:30毫安  *断电模式:7毫安  *低相位噪声:–150 dBc/Hz  *单

    2020-07-13 15:02